IT之家 8 月 29 日消息,X 平台消息人士 All The Watts!! 北京时间昨日以相对“谜语”的形式爆料了多款 AMD 未来产品的信息,其中就包括 NAVI 44 独立显卡的规格。
其中前四行可确认指向 RDNA4 架构的四款独立显卡,第五行对应 Strix Halo,第七行则指向 Kracken Point APU。
考虑到已知 Strix Halo 将配备 32MB 的 Infinity Cache 无限缓存,上面四行的第三列预计指向 Infinity Cache 容量(另一可能解释是 NAVI 4X 独立显卡的 CU 规模)。
IT之家在此整理下含义相对明确的信息:
第一行:NAVI 48 核心,256bit 显存位宽,64MBInfinity Cache,20Gbps 显存速率;
第二行:NAVI 48 核心,256bit 显存位宽,64MBInfinity Cache,18Gbps 显存速率;
第三行:NAVI 48 核心,192bit 显存位宽,48MBInfinity Cache,19Gbps 显存速率;
第四行:NAVI 44 核心,128bit 显存位宽,32MBInfinity Cache,18Gbps 显存速率;
第五行:Strix Halo APU 将具备 16 个 Zen5 核心,20WGP 规模核显,256bit 内存位宽,32MB Infinity Cache,支持 8533MT/s 内存。
此外第五行中的 04 可能指向 Strix Halo 将配备 4 个低功耗 CPU 核心,这是之前爆料中未提到的。
对于第七行,爆料意为 Kracken Point APU 将具备 3 个 Zen5 核心,5 个 Zen5c 核心,6WGP(不排除 6CU)规模核显,128bit 内存位宽,支持 7500MT/s 内存。
至于较难解释的第六行,有网友认为其指向低端 APU 产品 Sonoma Valley(命名源自位于美国加利福尼亚州的索诺马谷)。
结合此前相关爆料,Sonoma Valley APU 预计将配备 4 个 Zen5 系列架构 CPU 核心、2 WGP(不排除 2CU)规模核显,64bit 内存位宽和 6400MT/s 内存。
特别声明:以上内容(如有图片或视频亦包括在内)为自媒体平台“网易号”用户上传并发布,本平台仅提供信息存储服务。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.